¿Qué es el voltaje de pellizco?

Cuando el voltaje de la compuerta (-vgs) se vuelve más negativo, el ancho del canal disminuye hasta que no fluye más corriente entre los canales y se dice que la fuente está pellizcada (similar a la región de corte para bjt). el voltaje al que se cierra el drenaje se llama voltaje de pinzamiento (vp).

El pellizco no está cerrado. Durante el modo de operación de pellizco, la corriente de descarga no disminuye a cero. de lo contrario, la corriente id se vuelve constante y permanece relativamente independiente del voltaje vds. El modo de pellizco del transistor fet es similar a la región operativa lineal del transistor bjt.

Con el gancho de fuente común habitual del jfet de canal n, cuando el voltaje de compuerta del vgs se vuelve cada vez más negativo, el canal se vuelve más estrecho a medida que la zona de agotamiento se mueve hacia el canal desde el costado. eventualmente esta zona de agotamiento se encuentra. ¡pero el canal no está cerrado! en cambio, el canal pasa a formar parte de la longitud del ancho constante.

en este canal, el daño por deslizamiento ocurre cuando una pequeña parte del canal intenta cerrarse. pero cada vez que esto sucede, aparece un voltaje mayor en la parte cerrada, que empuja hacia atrás el dzs y abre nuevamente el canal.

Mientras el modo de pellizco del canal se comporte de manera muy extraña: ya no es una resistencia. en cambio, cuando aumenta el voltaje de la fuente del conducto, ¡el canal conductor se alarga físicamente! Esta es una resistencia mágica, una resistencia que intenta mantener una corriente constante incluso con el cambio de voltaje que se le aplica.

En pocas palabras, un fet en modo de pellizco es una fuente de corriente constante controlada por voltaje, mientras que un fet fuera del modo de pellizco es una resistencia controlada por voltaje. por ejemplo, podemos usar fets como resistencia variable, para que actúe como control de volumen de audio o potenciómetro analógico. Hacemos esto manteniendo el valor vgs bajo, de modo que el canal permanezca completamente abierto y no entre en modo de pellizco.

Si examinamos la serie de curvas operativas para un fet, el gráfico id vds, el modo de pellizco está en la región donde las curvas id tienen partes superiores planas, o se inclinan suavemente hacia arriba con un gran aumento en el voltaje vds.

Entonces, si esto es un pellizco, ¿qué se cierra con pellizcos? está en la parte inferior de la curva familiar, en los valores grandes de vgs, donde el canal está realmente cerrado y la identificación es cero en todos los valores de vds.

Finalmente, ¿de dónde viene la idea errónea sobre el modo pinch-close versus el modo pinchoff? tal vez sea por el hecho de que, cuando comience el pellizco, la resistencia de CA del canal de la fuente de drenaje se disparará. se vuelve muy grande, idealmente ilimitado (lo que hace que la curva v/i sea plana), pero esto no es una resistencia de CC.

Es posible que fluyan amperios en el circuito de drenaje de energía del Mosfet, incluso cuando la resistencia del canal es muy grande. esa es la característica principal de cualquier fuente de corriente constante. tiene una corriente importante, mientras que para ca y cambios dinámicos se comporta como un circuito abierto. pero ohmios y circuitos abiertos ilimitados no significan corriente cero cuando las fuentes de corriente están relacionadas. y así, cuando el vgs se vuelve grande y el canal se convierte en la fuente actual, no se cierra. ¡De lo contrario, todo es raro! entrando en el modo de operación de pellizco.

Recent Updates